w88 tntc PQSC PQSC tích hợp các thiết bị cần thiết cho máy tính lượng tử lên đến 100 qubit trở lên
Liên kết giao tiếp thời gian thực có độ trễ thấp của ZSync được thiết kế dành riêng cho điện toán lượng tử PQSC khắc phục những hạn chế thực tế của các phương pháp kiểm soát truyền thống và cung cấp các thói quen hiệu chuẩn Qubit tự động, nhanh chóng

Lập trình truy cập vào Xilinx Ultrascale + FPGA mạnh mẽ là nền tảng để phát triển các giải pháp xử lý tối ưu hóa mới để điều chỉnh nhanh và sửa lỗi thích nghi với các thuật toán cụ thể và kiến trúc máy tính được sử dụng

Các tính năng chính

  • Điều khiển tối đa 100 khối
  • tối đa 18HDAWG, tức là 144 Kênh đầu ra Đồng bộ hóa
  • < 100 ns の通信遅延 FPGA ザイリンクスへのユーザーアクセスによる
    Customize® Ultra Scale +™ XCZU15EG-2I
  • Phần mềm điều khiển Labone® (kiểm tra khả năng tương thích) và
    API cho LabView, Python, C, Matlab, NET

Ứng dụng

  • Qubit siêu dẫn
  • spinquito
  • Ionquat bị mắc kẹt

Giải thích

w88 tntc đi kèm với 18 cổng zsync để kết nối với các công cụ Zurich HDAWG để điều khiển Qubit và UHFQA để đọc Qubit Kiến trúc có thể mở rộng hỗ trợ thiết lập hơn 100 kênh AWG được đồng bộ hóa chính xác hơn và cung cấp giám sát trạng thái để đảm bảo chất lượng và độ tin cậy của các thói quen điều chỉnh Qubit

Liên kết ZSync phân phối đồng hồ hệ thống cho tất cả các thiết bị và đồng bộ hóa tất cả các thiết bị lên cấp độ nano giây Nó cũng cung cấp giao diện dữ liệu hai chiều gửi kết quả đọc Qubit đến w88 tntc để xử lý trung tâm và gửi tín hiệu kích hoạt đến thiết bị nô lệ để bắt đầu hoạt động đồng bộ

Liên kết ZSync phù hợp với hoạt động thời gian thực nghiêm ngặt và tất cả các chuyển khoản dữ liệu đều có thể dự đoán được với độ chính xác của một chu kỳ đồng hồ Điều này cho phép thực hiện các quy trình điều chỉnh nhanh, và giải mã hội chứng và các thói quen điều chỉnh lỗi

Phần mềm điều khiển Labone cung cấp giao diện cấp cao cho tất cả các công cụ trong hệ thống và đi kèm với API cho LabView, Python, C, Matlab và NET


Đặc điểm kỹ thuật

fpga

loại Xilinx® Ultra Scale +™ XCZU15EG-2I
ô logic hệ w88 tntc 747K
CLB flip-flop 682K
CLB LUT 341K
DSP lát 3,528
Block Ram 262 MB
Ultraram 31,5 MB

CPU và bộ nhớ

Bộ xử lý ứng dụng Quad Arm®Cortex TM-A53 lên tới 1333 MHz
Bộ xử lý thời gian thực Dual ARM®CORTEX TM-R5 lên đến 533 MHz
sdram 4 GB DDR4 với ECC

Đồng hồ

Tần số đầu vào Tự động phát hiện 10 MHz / 100 MHz
Khớp nối đầu vào 50Ω, đầu nối SMA
tần số đầu ra có thể chuyển đổi 10 MHz / 100 MHz
Biên độ đầu ra 50Ωで >1 V pp

Kết nối, vv

Kết nối máy chủ LAN/Ethernet, 1 Gigabit/USB 30, USB 20 ở trên
Giới thiệu về JTAG Xilinx® Chipscope ™ Access
Kết nối thiết bị 18 Cổng ZSync
Băng thông truyền thông ZSYNC hạ lưu 200 Mb/s
ngược dòng 100 mb/s
độ trễ giao tiếp ZSync <100 ns
Trigger Hai đầu vào kích hoạt, hai đầu ra kích hoạt, 3,3 V TTL trên đầu nối SMA
I/O kỹ thuật số 32-bit, 33 V TTL, Mục đích chung

Mẫu yêu cầu cho sản phẩm này

Vui lòng đợi biểu mẫu xuất hiện

Nếu biểu mẫu không xuất hiện sau khi chờ một lúc, chúng tôi xin lỗiở đây

Chuyển đến đầu trang